2. Alat dan Bahan
[Kembali]
a. Jumper
Gambar 1. Jumper
3. Rangkaian Simulasi [Kembali]
4. Prinsip Kerja Rangkaian
[Kembali]
Counter Asyncronous akan menggunakan logika output bergulingan (berubah kondisi dan “0” ke “1”) dan sebaliknya secara
berurutan atau langkah demi langkah, hal ini disebabkan karena hanya flipflop
yang paling ujung saja yang dikendalikan oleh sinyal clock, sedangkan sinyal clock untuk
flip-flop lainnya diambilkan dan masing-masing flip-flop sebelumnya.
Tabel 74LS112
Penerapan yang paling mudah dipahami dapat dilihat pada Flip Flop paling kiri (pertama) dengan clock yang terhubung langsung dengan clock generator, dimana satu-satunya keadaan agar counter berfungsi normal adalah saat input R-S dimatikan dengan memberi input HIGH (terbaca LOW pada Ic dikarenakan R-S active LOW) dan perubahan bit dipicu dengan fall time logic dimana untuk setiap Ic berikutnya, fall time logic akan bergantung pada keluaran Q Ic sebelumnya. Sifat counter ini bersifat UP, jika ingin membalikan cara perhitungan, maka output Ic yang dipakai adalah Q' sehingga proses counting menjadi Counter Down
5. Video Rangkaian
[Kembali]
6. Analisa
[Kembali]
7. Link Download
[Kembali]
- Download HTML [klikdisini]
- Donwload Rangkaian Simulasi [klik disini]
- Download Video Simulasi [klik disni]
- Download Datasheet ic 74LS112A [klik disini]
Tidak ada komentar:
Posting Komentar