M3 LA1




1. Jurnal
[Kembali]





2. Alat dan Bahan [Kembali]

a. Jumper
Gambar 1. Jumper

b.Panel DL 2203D 
c.Panel DL 2203C 
d.Panel DL 2203S
Gambar 2. Modul De Lorenzo


e.  IC 74LS112A (JK filp flop)







f. Switch (SW-SPDT)

Gambar 7. Switch

g. Power Supply

h. LED


Gambar 8. LED

3. Rangkaian Simulasi [Kembali]




Gambar 9 D'Lorenzo Asynchronous Counter




Gambar 10 Proteus Asynchronous Counter





4. Prinsip Kerja Rangkaian [Kembali]

    Counter Asyncronous  akan menggunakan logika output bergulingan (berubah kondisi dan “0” ke “1”) dan sebaliknya secara berurutan atau langkah demi langkah, hal ini disebabkan karena hanya flipflop yang paling ujung saja yang dikendalikan oleh sinyal clock, sedangkan sinyal clock untuk flip-flop lainnya diambilkan dan masing-masing flip-flop sebelumnya.

Tabel 74LS112


    Penerapan yang paling mudah dipahami dapat dilihat pada Flip Flop paling kiri (pertama) dengan clock yang terhubung langsung dengan clock generator, dimana satu-satunya keadaan agar counter berfungsi normal adalah saat input R-S dimatikan dengan memberi input HIGH (terbaca LOW pada Ic dikarenakan R-S active LOW) dan perubahan bit dipicu dengan fall time logic dimana untuk setiap Ic berikutnya, fall time logic akan bergantung pada keluaran Q Ic sebelumnya. Sifat counter ini bersifat UP, jika ingin membalikan cara perhitungan, maka output Ic yang dipakai adalah Q' sehingga proses counting menjadi Counter Down


5. Video Rangkaian [Kembali]




6. Analisa [Kembali]

SOAL ANALISA MODUL 3

PERCOBAAN 1
1. Apa perbedaan Dari IC 74ls90 dengan 7493? Jelaskan berdasarkan pin out dan kegunaan setiap pin out nya
2. Analisa sinyal output yang dikeluarkan jk flipflop kedua dan ketiga? Kenapa flip flop terakhir disebut MSB?

Jawab :




7. Link Download [Kembali]

Tidak ada komentar:

Posting Komentar

M3 P5

[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Foto Hardware dan Diagram Blok 2. Prosedur Percobaan 3. Rangkaian Simulasi ...